【2021山东大学数字逻辑实验4】 译码器

1、实验内容
本实验要求完成一个3线-8线译码器的设计。其中i2-i0为译码器输入端,y7-y0为译码器输出端。图3.7为三线―八线译码器的框图,图8给出了三线―八线译码器的原理图。
图3.7 3线―8线译码器框图:
【2021山东大学数字逻辑实验4】 译码器
【2021山东大学数字逻辑实验4】 译码器
2、实验原理图
①3-8译码器:
【2021山东大学数字逻辑实验4】 译码器
②4-16译码器:
【2021山东大学数字逻辑实验4】 译码器

引脚分配图:
【2021山东大学数字逻辑实验4】 译码器

键K4是使能端,键K3~ K0控制4位二进制数的读入,小灯LR15~LR0控制译码结果的显示。如果要使用3-8译码器,则只需使用键K1和K0即可。
该译码器为4-16译码器,设计思路是根据输入输出的真值表来连线,逻辑比较简单。

③4选1数据选择器:
【2021山东大学数字逻辑实验4】 译码器

其中用到了译码器是实验1画的数据选择器,最终只会显示1个结果。
引脚分配图:
【2021山东大学数字逻辑实验4】 译码器

其中,键K8为使能端,键K9、K10为要选择的数据,用二进制数表示,键K3~K0表示输入数据。

上一篇:Pandas concat和merge合并


下一篇:Pandas高级教程之:Dataframe的合并