关于阻塞赋值和非阻塞赋值的小补充

网上搜到的有关阻塞赋值和非阻塞赋值的区别,99%都是

a<=b;
c<=a;

a=b;
c=a;

的区别,这是连续赋值的情况。

但是,假如是单个赋值,并且各个被赋值之间没有任何关联的话,阻塞赋值和非阻塞赋值会有区别吗?如下面的代码所示,
以下截图都是用singaltap采集的,系统时钟位50MHz,采样时钟为100MHz,为PLL生成。

always @(posedge sys_clk or negedge sys_rst_n) begin
    if (!sys_rst_n)
	 counter <= 24'd0;
    else if (counter < 24'd1000_0000)
        counter  <=  counter + 1'b1;
    else
        counter  <=  24'd0;
end

关于阻塞赋值和非阻塞赋值的小补充
--------------------------------------------分割线----------------------------------------------------------

always @(posedge sys_clk or negedge sys_rst_n) begin
    if (!sys_rst_n)
	 counter = 24'd0;
    else if (counter < 24'd1000_0000)
        counter  =  counter + 1'b1;
    else
        counter  =  24'd0;
end

关于阻塞赋值和非阻塞赋值的小补充
由此观之,在这种情况下,阻塞赋值和非阻塞赋值似乎并没有区别。但是,在下在查阅相关资料的时候,似乎这样做在高频大型电路中会有一定影响。但这也是后话了,遇到了再说吧。

上一篇:Verilog上升沿检测


下一篇:VBA+ADO查询ACCESS数据库